Library Automation and Digital Archive
LONTAR
Fakultas Ilmu Komputer
Universitas Indonesia

Pencarian Sederhana

Find Similar Add to Favorite

Call Number JIKT-6-1-September2006-15
Collection Type UI-ana Indek Artikel
Title Studi perbandingan arsitektur dan kinerja pengali serial berbasis polynomial dan dual dalam galois field menggunakan VHDL, page 15-20
Author Petrus Mursanto; Bobby A.A. Nazief dan Rahmat Widyanto
Publisher JURNAL ILMU KOMPUTER DAN TEKNOLOGI INFORMASI, Vol. 6 No. 1 September 2006 : 15-20
Subject
Location FASILKOM-UI;
Lokasi : Perpustakaan Fakultas Ilmu Komputer
Nomor Panggil ID Koleksi Status
JIKT-6-1-September2006-15 TERSEDIA
Tidak ada review pada koleksi ini: 18967
Studi perbandingan terhadap arsitektur dan kinerja operator pengali Galois Field (GF) berbasis polynomial dan dual telah dilakukan. Studi perbandingan diperlukan untuk mengevaluasi konsumsi komponen digital dan kecepatan proses yang dihasilkan oleh kedua tipe pengali. Perbandingan dilakukan terhadap implementasi keduanya menggunakan bahasa pendefinisi perilaku perangkat keras VHDL. di atas platform FPGA chip XC3S200-5FT256. FPGA adalah teknologi pengembangan perangkat keras yang memungkinkan sebuah chip direkonfigurasi ulang untuk menampilkan perilaku fungsi tertentu sesuai disain yang diprogramkan ke dalam chip tersebut. Hasil evaluasi menunjukkan kebutuhan komponen pengali berbasis dual lebih sedikit dibandingkan pengali berbasis polynomial dan keduanya meningkat berbanding lurus terhadp jumlah bit operand. Selain itu, diperoleh hasil bahwa pengali berbasis polynomial tidak dipengaruhi oleh pilihan polynomial primitif dan lebar data yang diolah, sedangkan pengali berbasis dual memiliki kecepatan proses yang dipengaruhi oleh lebar data operand. Hasil studi perbandingan ini melengkapi referensi pilihan operator pengali serial GF dengan karakteristik arsitektur dan kinerjanya.